// ============================================================
// Basic Gates (given)
// ============================================================
module and_gate(input a, b, output y);
assign y = a & b;
endmodule
module or_gate(input a, b, output y);
assign y = a|b;
endmodule
module not_gate(input a, output y);
assign y = ~a;
endmodule
// ============================================================
// XOR Gate
// ============================================================
module xor_gate (
input a, b,
output y
);
wire w1,w2,w3,w4;
assign w1=~a;
assign w2=~b;
assign w3 = a&(~b);
assign w4 = (~a)&b;
assign y = w3|w4;
endmodule